This discussion has been locked.
You can no longer post new replies to this discussion. If you have a question you can start a new discussion

请教:DDR3内存的RESET初始化信号,是否是由ARM CPU软件控制DDR3内存控制器输出的?见内。谢谢。

请教:1、ARM SOC系统架构中, CPU的RESET信号与DDR3内存的RESET信号,是否没有硬件线路相连接?是两个独立分离的信号?  其中,  DDR3内存的RESET信号,是由ARM CPU软件控制DDR3内存控制器输出的?

            2、ARM SOC系统的上电复位或运行中的复位(如:软件复位)过程中,其中的DDR3内存的复位,都是由ARM CPU软件控制DDR3内存控制器输出RESET信号给DDR3芯片,而实现DDR3的RESET初始化?

谢谢。

Parents
  • 肯请“ARM专家、特别是DDR3内存控制器IP的专家”再指教下:

    1、在SOC系统正常运行下,“软件热复位ARM CPU内核,但不复位LPDDR3内存控制器及LPDDR3内存,并重复使用LPDDR3内存中未覆盖的数据”,这么设计,从系统和硬件原理的角度分析,是否可以做到稳定可靠?  是否有这样应用的先例?  谢谢。

Reply
  • 肯请“ARM专家、特别是DDR3内存控制器IP的专家”再指教下:

    1、在SOC系统正常运行下,“软件热复位ARM CPU内核,但不复位LPDDR3内存控制器及LPDDR3内存,并重复使用LPDDR3内存中未覆盖的数据”,这么设计,从系统和硬件原理的角度分析,是否可以做到稳定可靠?  是否有这样应用的先例?  谢谢。

Children