hi, experts:
通过JTAG 接口,debug ARM Cortex-A7平台时:
JTAG tool与CPU Core连接后,通过halt命令,会让CPU停下来?
这是如何做到的?会做一些CoreSight相关register设置吗?
按我的理解:
1. 当我们设置Software breakpoint / Hardware breakpoint时,才会做一些register设置。
best wishes,
执行halt命令 可以通过控制cpu logic的debug control and run regiester 使处理器进入debug 状态,请问你来自那个公司?
hi,
"执行halt命令 可以通过控制cpu logic的debug control and run regiester 使处理器进入debug 状态"
这个过程:会与CPU的CoreSight交互吗?会设置一些coresight相关的register吗?
比如:
使用OpenJTAG工具debug boot loader的时候,需要先让CPU停下来,进入debug状态。
hi, Zenon:
"debug control and run register" 应该不是core sight的一部分吧?
它指的是:ARMv7 ARM manual的C11 Chapter "The debug register"?